PCB设计的一般原则需要遵循哪几方面呢?接下来针对pcb培训在设计的过程中需要遵循的原则:
要使电子电路获得较佳性能,元器件的布且及导线的布设是很重要的。为了设计质量好、造价低的PCB.应遵循以下一般原则:
1.布局
首先,要考虑PCB尺寸大小。PCB尺寸过大时,印制线条长,阻抗增加,抗噪声能力下降,成本也增加;过小,则散热不好,且邻近线条易受干扰。在确定PCB尺寸后.再确定特殊元件的位置。最后,根据电路的功能单元,对电路的全部元器件进行布局。
在确定特殊元件的位置时要遵守以下原则:
(1)尽可能缩短高频元器件之间的连线,设法减少它们的分布参数和相互间的电磁干扰。易受干扰的元器件不能相互挨得太近,输入和输出元件应尽量远离。
(2)某些元器件或导线之间可能有较高的电位差,应加大它们之间的距离,以免放电引出意外短路。带高电压的元器件应尽量布置在调试时手不易触及的地方。
(3)重量**过15g的元器件、应当用支架加以固定,然后焊接。那些又大又重、发热量多的元器件,不宜装在印制板上,而应装在整机的机箱底板上,且应考虑散热问题。热敏元件应远离发热元件。
(4)对于电位器、可调电感线圈、可变电容器、微动开关等可调元件的布局应考虑整机的结构要求。若是机内调节,应放在印制板上方便于调节的地方;若是机外调节,其位置要与调节旋钮在机箱面板上的位置相适应。
(5)应留出印制扳定位孔及固定支架所占用的位置。
多层电路板按照层数可以分为单面板、双层板以及多层板,多层板是指层数为4层以上的电路板。对于很多小型化产品、高速产品会用到板,如手机、路由、交换机等。 那么,多层PCB板设计需要注意哪些事项呢?
一、为什么要用多层板?
1、产品小型化的要求:
当前,电子产品向小型化靠拢,但是所用芯片、元器件并不少,导致PCB无法走线,只能以层数来换面积。
2、高速信号完整性的要求:
随着电子技术发展,路由、手机、交换机、基站等高速信号产品,易受干扰、串扰,多层板可以有效提高信号的完整性,把信号受干扰程度降到较低。
二、需要注意的事项:
PCB的叠层设计不是层的简单堆叠,其中地层的安排是关键,它与信号的安排和走向有密切的关系。多层板的设计和普通的PCB相比,除了添加了必要的信号走线层之外,较重要的就是安排了独立的电源和地层(铺铜层)。在高速数字电路系统中,使用电源和地层来代替以前的电源和地总线的优点主要在于:
1)为数字信号的变换提供一个稳定的参考电压。
2)均匀地将电源同时加在每个逻辑器件上。
3)有效地抑制信号之间的串扰。
其原因在于,使用大面积铺铜作为电源和地层大大减小了电源和地的电阻,使得电源层上的电压均匀平稳,而且可以保证每根信号线都有很近的地平面相对应,这同时也减小了信号线的特征阻抗,也可有效地减少串扰。所以,对于某些高端的高速电路设计,已经明确规定一定要使用6层(或以上的)的叠层方案,如Intel对PC133内存模块PCB的要求。这主要就是考虑到多层板在电气特性,以及对电磁辐射的抑制,甚至在抵抗物理机械损伤的能力上都明显优于低层数的PCB。
一般情况下均按以下原则进行叠层设计:满足信号的特征阻抗要求;满足信号回路较小化原则;满足较小化PCB内的信号干扰要求;满足对称原则。具体而言在设计多层板时需要注意以下几个方面:
1)一个信号层应该和一个敷铜层相邻,信号层和敷铜层要间隔放置,较好每个信号层都能和至少一个敷铜层紧邻。信号层应该和临近的敷铜层紧密耦合(即信号层和临近敷铜层之间的介质厚度很小)。
2)电源敷铜和地敷铜应该紧密耦合并处于叠层中部。缩短电源和地层的距离,有利于电源的稳定和减少EMI。尽量避免将信号层夹在电源层与地层之间。电源平面与地平面的紧密相邻好比形成一个平板电容,当两平面靠的越近,则该电容值就越大。该电容的主要作用是为高频噪声(诸如开关噪声等)提供一个低阻抗回流路径,从而使接收器件的电源输入拥有更小的纹波,增强接收器件本身的性能。
3)在高速的情况下,可以加入多余的地层来隔离信号层,多个地敷铜层可以有效地减小PCB的阻抗,减小共模EMI。但建议尽量不要多加电源层来隔离,这样可能造成不必要的噪声干扰。
4)系统中的高速信号应该在内层且在两个敷铜之间,这样两个敷铜可以为这些高速信号提供屏蔽作用,并将这些信号的辐射限制在两个敷铜区域。
5)**考虑高速信号、时钟信号的传输线模型,为这些信号设计一个完整的参考平面,尽量避免跨平面分割区,以控制特性阻抗和保证信号回流路径的完整。
6)两信号层相邻的情况。对于具有高速信号的板卡,理想的叠层是为每一个高速信号层都设计一个完整的参考平面,但在实际中我们总是需要在PCB层数和PCB成本上做一个权衡。在这种情况下不能避免有两个信号层相邻的现象。目前的做法是让两信号层间距加大和使两层的走线尽量垂直,以避免层与层之间的信号串扰。
7)铺铜层较好要成对设置,比如六层板的2、5层或者3、4层要一起铺铜,这是考虑到工艺上平衡结构的要求,因为不平衡的铺铜层可能会导致PCB的翘曲变形。
8)次表面(即紧靠表层的层)设计成地层,有利于减小EMI。
9)根据PCB器件密度和引脚密度估算出所需信号层数,确定总层数。
板层的结构是决定系统的EMC性能一个很重要的因素。一个好的板层结构对抑制PCB中辐射起到良好的效果。在现在常见的高速电路系统中大多采用多层板而不是单面板和双面板。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的*级人士创建,是国内专业高效的PCB/FPC快件服务商之一。公司成立以来,一直专注样品,中小批量领域。快速的交付以及过硬的产品品质赢得了国内外客户的信任。公司是广东电路板行业协会会员企业,是深圳**认证企业。拥有完善的质量管理体系,先后通过了ISO9001、ISO14000、TS16949、UL、RoHS认证。公司目前拥有员工300余人,厂房面积9000平米,月出货品种6000种以上,年生产能力为150000平方米.我们的产品包括:高多层PCB、HDI PCB、PCB高频板、软硬结合板、FPC等特种高难度电路板.
HDI PCB的一阶,二阶和三阶是如何区分的?
一阶的比较简单,流程和工艺都好控制。二阶的就开始麻烦了,一个是对位问题,一个打孔和镀铜问题。二阶的设计有多种,一种是各阶错开位置,需要连接次邻层时通过导线在中间层连通,做法相当于2个一阶HDI。*二中是,两个一阶的孔重叠,通过叠加方式实现二阶,加工也类似两个一阶,但有很多工艺要点要特别控制,也就是上面所提的。*三种是直接从外层打孔至*3层(或N-2层),工艺与前面有很多不同,打孔的难度也更大。对于三阶的以二阶类推即是。
6层板中一阶,二阶是针对需要激光钻孔的板子来说的,即指HDI板。
6层一阶HDI板指 盲孔:1-2,2-5,5-6. 即1-2,5-6需激光打孔。
6层二阶HDI板指 盲孔:1-2,2-3,3-4,4-5,5-6. 即需2次激光打孔.首先钻3-4的埋孔,接着压合2-5,然后**次钻2-3,4-5的激光孔,接着*2次压合1-6,然后*二次钻1-2,5-6的激光孔.最后才钻通孔.由此可见二阶HDI板经过了两次压合,两次激光钻孔。
另外二阶HDI板还分为:错孔二阶HDI板和叠孔二阶HDI板,错孔二阶HDI板是指盲孔1-2和2-3是错开的,而叠孔二阶HDI板是指盲孔1-2和2-3叠在一起,例如:盲:1-3,3-4,4-6。
依此类推三阶,四阶......都是一样的。
几阶指压合次数。
一阶板,一次压合即成,可以想像成较普通的板。
二阶板,两次压合,以盲埋孔的八层板为例,先做2-7层的板,压好,这时候2-7的通孔埋孔已经做好了,再加1层和8层压上去,打1-8的通孔,做成整板。
三阶板就比上面更复杂,先压3-6层,再加上2和7层,最后加上1到8层,一共要压合三次,一般厂家做不了。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的*级人士创建,是国内专业高效的HDI PCB/FPC快件服务商之一。公司HDI板较高6阶HDI研发成功, 公司产品广泛应用于通信、工业控制、计算机应用、航空航天、**、医疗、测试仪器、电源等各个领域。我们的产品包括:高多层PCB、HDI PCB、PCB高频板、软硬结合板、FPC等特种高难度电路板,专注于多品种,中小批量领域。我们的客户分布**各地,目前外销订单占比70%以上。
光模块是啥呢,其实就是信号转换器,就是在发送的时候先把电信号变成光信号,中间是光纤传送,在接收的时候再把电信号转成光信号,那个转换器就是光模块。
在光模块的产业链中,从上下游梳理,主要是光芯片、光器件、光模块和设备,所以你看,光模块属于产业链的靠下的位置,再往后就是通信设备商了。
而目前呢,咱们的瓶颈主要是在光芯片上。光模块的核心呢就是芯片,也就是咱们的瓶颈端。芯片呢又分光芯片和电芯片,尤其是光芯片,核心技术就是在光芯片。在光模块中,成本占比较高的就是光芯片,基本在50%左右,电芯片的成本在20%左右。
光模块的逻辑是什么呢?
因为我们在跟踪一个行业或者公司的时候,在业绩弹性方面,通常会从两个方向考虑。**就是价格会不会涨,*二就是需求会不会提高。如果价格也涨,销量也涨,那业绩的确定性就高,你看,今年大火的PCB不就是这个逻辑?
那我们先来看量。大家都知道,5G呢,基站的数量是要远远大于4G的,因为要传输速度快,信号好,所以波长就短频率就高,但是频率高就容易被挡,传输距离就进,所以需要的基站数量就要多,基本是4G的2倍。
这还不算那些小基站和微基站,都包括进来那用的更多,因为小基站的需求是宏基站的两倍,那就更多了。所以在5G的建设期,这个需求是持续放量的。
而进入5G时代之后,云计算、边缘计算的兴起带动**大规模数据中心与小型数据中心的建设也会兴起,所以数据中心方面的需求也快速放大,基本是4G时代的40倍以上。
那价格方面呢,因为5G时代对于性能的要求提高了,所以价格也会大幅提升,也就是说利润空间会大幅提升。
说到这,我又想起咱们前段时间说消费电子的逻辑,为什么放到射频和天线上,为什么不是摄像头和手机屏幕?根据量价提升的逻辑,大家琢磨下,就明白了。
除此之外,*二个逻辑是国产替代,比如现在主流的光模块用的是25G的,这种光芯片,咱们的国产化率不到5%,所以发力空间很大。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的*级人士创建,是国内专业高效的PCB/FPC快件服务商之一。快速的交付以及过硬的产品品质赢得了国内外客户的信任。公司是广东电路板行业协会会员企业,是深圳**认证企业。拥有完善的质量管理体系,先后通过了ISO9001、ISO14000、TS16949、UL、RoHS认证。公司目前拥有员工300余人,厂房面积9000平米,月出货品种6000种以上,年生产能力为150000平方米。公司主要产品有:光模块PCB,PCB四层板,PCB六层板,PCB八层板,10层PCB板,12层PCB板,HDI,软硬结合板等产品类型
软硬结合板的涨缩问题:
涨缩产生的根源由材料的特性所决定,要解决软硬结合板涨缩的问题,必须先对挠性板的材料聚酰亚胺(Polyimide)做个介绍:
(1)聚酰亚胺具有优良的散热性能,可承受无铅焊接高温处理时的热冲击;
(2)对于需要更强调讯号完整性的小型装置,大部份设备制造商都趋向于使用挠性电路;
(3)聚酰亚胺具有较高的玻璃转移温度与高熔点的特性,一般情况下要在350 ℃以上进行加工;
(4)在**溶解方面,聚酰亚胺不溶解于一般的**溶剂。
挠性板材料的涨缩主要跟基体材料PI和胶有关系,也就是与PI的亚胺化有很大关系,亚胺化程度越高,涨缩的可控性就越强。
按照正常的生产规律,挠性板在开料后,在图形线路形成,以及软硬结合压合的过程中均会产生不同程度的涨缩,在图形线路蚀刻后,线路的密集程度与走向,会导致整个板面应力重新取向,较终导致板面出现一般规律性的涨缩变化;在软硬结合压合的过程中,由于表面覆盖膜与基体材料PI的涨缩系数不一致,也会在一定范围内产生一定程度的涨缩。
从本质原因上说,任何材料的涨缩都是受温度的影响所导致的,在PCB冗长的制作过程中,材料经过诸多 热湿制程后,涨缩值都会有不同程度的细微变化,但就长期的实际生产经验来看,变化还是有规律的。
如何控制与改善?
从严格意义上说,每一卷材料的内应力都是不同的,每一批生产板的过程控制也不会是完全相同的,因此,材料涨缩系数的把握是建立在大量的实验基础之上的,过程管控与数据统计分析就显得尤为重要了。具体到实际操作中,挠性板的涨缩是分阶段的:
首先是从开料到烘烤板,此阶段涨缩主要是受温度影响所引起的:
要保证烘烤板所引起的涨缩稳定,首先要过程控制的一致性,在材料统一的前提下,每次烘烤板升温与降 温的操作必须一致化,不可因为一味的追求效率,而将烤完的板放在空气中进行散热。只有这样,才能较大程度的消除材料的内部应力引起的涨缩。
*二个阶段发生在图形转移的过程中,此阶段的涨缩主要是受材料内部应力取向改变所引起的。
要保证线路转移过程的涨缩稳定,所有烘烤好的板就不能进行磨板操作,直接通过化学清洗线进行表面前处理,压膜后表面须平整,曝光前后板面静置时间须充分,在完成线路转移以后,由于应力取向的改变,挠性板都会呈现出不同程度的卷曲与收缩,因此线路菲林补偿的控制关系到软硬结合精度的控制,同时,挠性板的涨缩值范围的确定,是生产其配套刚性板的数据依据。
*三个阶段的涨缩发生在软硬板压合的过程中,此阶段的涨缩主要压合参数和材料特性所决定。
此阶段的涨缩影响因素包含压合的升温速率,压力参数设置以及芯板的残铜率和厚度几个方面。总的来说,残铜率越小,涨缩值越大;芯板越薄,涨缩值越大。但是,从大到小,是一个逐渐变化的过程,因此,菲林补偿就显得尤为重要。另外,由于挠性板和刚性板材料本质的不同,其补偿是需要额外考虑的一个因素。
**实用的高频PCB电路设计70问答之一
1、如何选择PCB 板材?
选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的 PCB 板子(大于 GHz 的频率)时这材质问题会比较重要。例如,现在常用的 FR-4 材质,在几个GHz 的频率时的介质损耗(dielectric loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。
2、如何避免高频干扰?
避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加 ground guard/shunt traces 在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。
3、在高速设计中,如何解决信号的完整性问题?
信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。
4、差分布线方式是如何实现的?
差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者 side-by-side(并排, 并肩) 实现的方式较多。
5、对于只有一个输出端的时钟信号线,如何实现差分布线?
要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。
6、接收端差分线对之间可否加一匹配电阻?
接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。这样信号质量会好些。
7、为何差分对的布线要靠近且平行?
对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(** integrity)及时间延迟(timing delay)。
8、如何处理实际布线中的一些理论冲突的问题
基本上, 将模/数地分割隔离是对的。 要注意的是信号走线尽量不要跨过有分割的地方(moat), 还有不要让电源和信号的回流电流路径(returning current path)变太大。
晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 必须满足loop gain 与 phase 的规范, 而这模拟信号的振荡规范很容易受到干扰, 即使加 ground guard traces 可能也无法完全隔离干扰。而且离的太远,地平面上的噪声也会影响正反馈振荡电路。 所以, 一定要将晶振和芯片的距离进可能靠近。
确实高速布线与 EMI 的要求有很多冲突。但基本原则是因 EMI 所加的电阻电容或 ferrite bead, 不能造成信号的一些电气特性不符合规范。 所以, 较好先用安排走线和 PCB 迭层的技巧来解决或减少 EMI的问题, 如高速信号走内层。最后才用电阻电容或 ferrite bead 的方式, 以降低对信号的伤害。
9、如何解决高速信号的手工布线和自动布线之间的矛盾?
现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。各家 EDA公司的绕线引擎能力和约束条件的设定项目有时相差甚远。 例如, 是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式, 能否控制差分对的走线间距等。 这会影响到自动布线出来的走线方式是否能符合设计者的想法。 另外, 手动调整布线的难易也与绕线引擎的能力有**的关系。 例如, 走线的推挤能力,过孔的推挤能力, 甚至走线对敷铜的推挤能力等等。 所以, 选择一个绕线引擎能力强的布线器, 才是解决之道。
10、关于 test coupon。
test coupon 是用来以 TDR (Time Domain Reflectometer) 测量所生产的 PCB 板的特性阻抗是否满足设计需求。 一般要控制的阻抗有单根线和差分对两种情况。 所以, test coupon 上的走线线宽和线距(有差分对时)要与所要控制的线一样。 较重要的是测量时接地点的位置。 为了减少接地引线(ground lead)的电感值, TDR 探棒(probe)接地的地方通常非常接近量信号的地方(probe tip), 所以, test coupon 上量测信号的点跟接地点的距离和方式要符合所用的探棒。
11、在高速 PCB 设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?
一般在空白区域的敷铜绝大部分情况是接地。 只是在高速信号线旁敷铜时要注意敷铜与信号线的距离, 因为所敷的铜会降低一点走线的特性阻抗。也要注意不要影响到它层的特性阻抗, 例如在 dual strip line 的结构时。
12、是否可以把电源平面上面的信号线使用微带线模型计算特性阻抗?电源和地平面之间的信号是否可以使用带状线模型计算?
是的, 在计算特性阻抗时电源平面跟地平面都必须视为参考平面。 例如四层板: **层-电源层-地层-底层,这时**层走线特性阻抗的模型是以电源平面为参考平面的微带线模型。
13、在高密度印制板上通过软件自动产生测试点一般情况下能满足大批量生产的测试要求吗?
一般软件自动产生测试点是否满足测试需求必须看对加测试点的规范是否符合测试机具的要求。另外,如果走线太密且加测试点的规范比较严,则有可能没办法自动对每段线都加上测试点,当然,需要手动补齐所要测试的地方。
14、添加测试点会不会影响高速信号的质量?
至于会不会影响信号质量就要看加测试点的方式和信号到底多快而定。基本上外加的测试点(不用在线既有的穿孔(via or DIP pin)当测试点)可能加在在线或是从在线拉一小段线出来。前者相当于是加上一个很小的电容在在线,后者则是多了一段分支。这两个情况都会对高速信号多多少少会有点影响,影响的程度就跟信号的频率速度和信号缘变化率(edge rate)有关。影响大小可透过仿真得知。原则上测试点越小越好(当然还要满足测试机具的要求)分支越短越好。
15、若干 PCB 组成系统,各板之间的地线应如何连接?
各个 PCB 板子相互连接之间的信号或电源在动作时,例如 A 板子有电源或信号送到 B 板子,一定会有等量的电流从地层流回到 A 板子 (此为 Kirchoff current law)。这地层上的电流会找阻抗较小的地方流回去。所以,在各个不管是电源或信号相互连接的接口处,分配给地层的管脚数不能太少,以降低阻抗,这样可以降低地层上的噪声。另外,也可以分析整个电流环路,尤其是电流较大的部分,调整地层或地线的接法,来控制电流的走法(例如,在某处制造低阻抗,让大部分的电流从这个地方走),降低对其它较敏感信号的影响。
16、能介绍一些国外关于高速 PCB 设计的技术书籍和数据吗?
现在高速数字电路的应用有通信网路和计算器等相关领域。在通信网路方面,PCB 板的工作频率已达 GHz 上下,叠层数就我所知有到 40 层之多。计算器相关应用也因为芯片的进步,无论是一般的 PC 或服务器(Server),板子上的较高工作频率也已经达到 400MHz (如 Rambus) 以上。因应这高速高密度走线需求,盲埋孔(blind/buried vias)、mircrovias 及 build-up 制程工艺的需求也渐渐越来越多。 这些设计需求都有厂商可大量生产。
17、两个常被参考的特性阻抗公式:
微带线(microstrip) Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)] 其中,W 为线宽,T 为走线的铜皮厚度,H 为走线到参考平面的距离,Er 是 PCB 板材质的介电常数(dielectric constant)。此公式必须在0.1<(W/H)<2.0 及 1<(Er)<15 的情况才能应用。
带状线(stripline) Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]} 其中,H 为两参考平面的距离,并且走线位于两参考平面的中间。此公式必须在 W/H<0.35 及 T/H<0.25 的情况才能应用。
18、差分信号线中间可否加地线?
差分信号中间一般是不能加地线。因为差分信号的应用原理较重要的一点便是利用差分信号间相互耦合(coupling)所带来的好处,如 flux cancellation,抗噪声(noise immunity)能力等。若在中间加地线,便会破坏耦合效应。
19、刚柔板设计是否需要**设计软件与规范?国内何处可以承接该类电路板加工?
可以用一般设计 PCB 的软件来设计柔性电路板(Flexible Printed Circuit)。一样用 Gerber 格式给 FPC厂商生产。由于制造的工艺和一般 PCB 不同,各个厂商会依据他们的制造能力会对较小线宽、较小线距、较小孔径(via)有其**。除此之外,可在柔性电路板的转折处铺些铜皮加以补强。至于生产的厂商可上网“FPC”当关键词查询应该可以找到。
20、适当选择 PCB 与外壳接地的点的原则是什么?
选择 PCB 与外壳接地点选择的原则是利用 chassis ground 提供低阻抗的路径给回流电流(returning current)及控制此回流电流的路径。例如,通常在高频器件或时钟产生器附近可以借固定用的螺丝将 PCB的地层与 chassis ground 做连接,以尽量缩小整个电流回路面积,也就减少电磁辐射。阻燃特性:VO板
绝缘层厚度:薄型板
层数:多面
基材:铜
绝缘材料:陶瓷基
绝缘树脂:环氧树脂(EP)
http://u919530.b2b168.com
欢迎来到深圳市赛孚电路科技有限公司网站, 具体地址是广东省深圳市东莞市长安镇睦邻路7号,联系人是陈生。
主要经营PCB线路板,PCB电路板,PCB多层板,HDI板,PCB打样,软硬结合板,PCB快板。
单位注册资金未知。
本公司主营:电子 PCB机元器件 多层电路板 等产品,是一家优秀的电子产品公司,拥有优秀的高中层管理队伍,他们在技术开发、市场营销、金融财务分析等方面拥有丰富的管理经验,选择我们,值得你信赖!